課程資訊
課程名稱
交換電路與邏輯設計
Switching Circuit and Logic Design 
開課學期
105-1 
授課對象
電機工程學系  
授課教師
劉宗德 
課號
EE2012 
課程識別碼
901 32300 
班次
04 
學分
全/半年
半年 
必/選修
必修 
上課時間
星期四7(14:20~15:10)星期五8,9(15:30~17:20) 
上課地點
電二229電二229 
備註
本系優先。
總人數上限:70人 
Ceiba 課程網頁
http://ceiba.ntu.edu.tw/1051_EE2012_04_SCLD 
課程簡介影片
 
核心能力關聯
核心能力與課程規劃關聯圖
課程大綱
為確保您我的權利,請尊重智慧財產權及不得非法影印
課程概述

Tentative Class Topics

1. Introduction: Number Systems and Conversion
2. Boolean Algebra
3. Boolean Algebra (continued)
4. Applications of Boolean Algebra: Minterm and Maxterm Expansions
5. K-Maps
7. Multi-Level Gate Circuits: NAND and NOR Gates
8. Combinational Circuit Design and Simulation Using Gates
9. Multiplexers, Decodes and PLD
10. Latches and FFs
11. Registers and Counters
12. Analysis of Clocked Sequential Circuits
13. Derivation of State Graphs and Tables
14. Reduction of State Tables and State Assignment
15. Sequential Circuit Design
 

課程目標
Students will learn how to use logic gates and sequencing elements to design digital circuits. 
課程要求
待補 
預期每週課後學習時數
 
Office Hours
 
指定閱讀
C. H. Roth, Jr. and L. L. Kinney, Fundamentals of Logic Design, 7th edition, CENGAGE Learning. 
參考書目
待補 
評量方式
(僅供參考)
 
No.
項目
百分比
說明
1. 
Quiz 1 
4% 
 
2. 
Quiz 2 
4% 
 
3. 
Homework: 
14% 
 
4. 
Project 
8% 
 
5. 
Midterm 
34% 
 
6. 
Final 
34% 
 
7. 
Participation 
2% 
 
 
課程進度
週次
日期
單元主題
第1週
  Introduction 
第2週
  Ch1 
第3週
  Ch1 and Ch2 
第4週
  Ch3 and Ch4 
第5週
  Ch4 and Ch5 
第6週
  Ch7  
第7週
  Ch7, Ch8, and Ch9  
第8週
  Ch9 
第9週
  Review session and Midterm 
第10週
  Ch11 and Combinational Circuit Design using Altera Quartus II 
第11週
  Ch11 and Ch12 
第12週
  Ch12 
第13週
  Ch12 and Sequential Circuit Design using Altera Quartus II 
第14週
  Ch13 
第15週
  Ch14 
第16週
  Ch15 and Ch16 
第17週
  Project presentation